Mostrar el registro sencillo del ítem
Uso eficiente de aritmética redundante en FPGAs
dc.contributor.advisor | Bellido Outeiriño, Francisco José | |
dc.contributor.advisor | Hormigo Aguilar, Francisco Javier | |
dc.contributor.advisor | Villalba Moreno, Julio | |
dc.contributor.author | Ortiz, Manuel A. | |
dc.date.accessioned | 2013-12-23T10:08:48Z | |
dc.date.available | 2013-12-23T10:08:48Z | |
dc.date.issued | 2013 | |
dc.identifier.uri | http://hdl.handle.net/10396/11521 | |
dc.description.abstract | Hasta hace pocos años, la utilización de aritmética redundante en FPGAs había sido descartada por dos razones principalmente. En primer lugar, por el buen rendimiento que ofrecían los sumadores de acarreo propagado, gracias a la lógica de de acarreo que poseían de fábrica y al pequeño tamaño de los operandos en las aplicaciones típicas para FPGAs. En segundo lugar, el excesivo consumo de área que las herramientas de síntesis obtenían cuando mapeaban unidades que trabajan en carrysave. En este trabajo, se muestra que es posible la utilización de aritmética redundante carry-save en FPGAs de manera eficiente, consiguiendo un aumento en la velocidad de operación con un consumo de recursos razonable. Se ha introducido un nuevo formato redundante doble carry-save y se ha demostrado que la manera óptima para la realización de multiplicadores de elevado ancho de palabra es la combinación de multiplicadores empotrados con sumadores carry-save. | es_ES |
dc.description.abstract | Till a few years ago, redundant arithmetic had been discarded to be use in FPGA mainly for two reasons. First, the efficient results obtained using carry-propagate adders thanks to the carry-logic embedded in FPGAs and the small sizes of operands in typical FPGA applications. Second, the high number of resources that the synthesis tools utilizes to implement carry-save circuits. In this work, it is demonstrated that carry-save arithmetic can be efficiently used in FPGA, obtaining an important speed improvement with a reasonable area cost. A new redundant format, double carry-save, has been introduced, and the optimal implementation of large size multipliers has been shown based on embedded multipliers and carry-save adders. | es_ES |
dc.format.mimetype | application/pdf | es_ES |
dc.language.iso | spa | es_ES |
dc.publisher | Universidad de Córdoba, Servicio de Publicaciones | es_ES |
dc.rights | https://creativecommons.org/licenses/by-nc-nd/4.0/ | es_ES |
dc.subject | FPGAs | es_ES |
dc.subject | Sumadores Carry-save | es_ES |
dc.subject | Aritmética en computadores | es_ES |
dc.subject | Aritmética Carry-save | es_ES |
dc.subject | Compresores | es_ES |
dc.title | Uso eficiente de aritmética redundante en FPGAs | es_ES |
dc.type | info:eu-repo/semantics/doctoralThesis | es_ES |
dc.rights.accessRights | info:eu-repo/semantics/openAccess | es_ES |