Optimización de recursos hardware para la operación de convolución utilizada en el procesamiento digital de señales

View/ Open
Author
Moreno Moreno, Carlos Diego
Director/es
Martínez-Jiménez, PilarBellido Outeiriño, Francisco José
Hormigo Aguilar, Francisco Javier
Publisher
Universidad de Córdoba, Servicio de PublicacionesDate
2013Subject
HardwareConvolución
Procesamiento digital de señales
Dispositivos electrónicos
Aritmética digital
Circuitos electrónicos programables
Arquitectura computacional
METS:
Mostrar el registro METSPREMIS:
Mostrar el registro PREMISMetadata
Show full item recordAbstract
Esta tesis presenta varias arquitecturas sobre la unidad MAC (multiplica–acumula) para la
optimización de la operación de convolución, que es ampliamente utilizada en el
procesamiento digital de señales, sobre varios dispositivos electrónicos de bajo coste.
Básicamente esta optimización se centra en las FPGA de Xilinx Spartan 3 y Spartan 6,
utilizando aritmética redundante, en particular la aritmética carry–save. Este tipo de
aritmética no se suele utilizar en las FPGAs debido a que aumenta el área consumida, pero
en esta investigación se ha demostrado experimentalmente que cuando el número de
operaciones MAC a realizar es elevado, como es el caso de la convolución de dos señales,
el uso de la aritmética CSA resulta eficiente, ya que disminuye significativamente los
tiempos empleados, sin un aumento excesivo de los recursos utilizados de la FPGA.
Por otro lado, también se han estudiado otros dispositivos electrónicos que suelen ser
empleados en el procesamiento digital de señales, tales como DSP o GPP, realizando una
comparación de los tiempos empleados de las FPGAs respecto a estos dispositivos. This Thesis presents several architectures of the multiply-accumulate unit (MAC) to
optimize the convolution operation, which is widely used in digital signal processing, on
several low-cost electronic devices. This optimization is mainly focused on Xilinx Spartan-
3 and Spartan-6 FPGAs, using redundant arithmetic, specifically the carry-save arithmetic
(CSA). This type of arithmetic is not usually used on FPGAs since its high consumption of
area resources, but this research shows that if the number of MAC operations developed is
high, as the case of the convolution of two signals, the use of CSA arithmetic is efficient,
since it decreases significantly the execution times without an excessive increase of the
resources used in the FPGA.
On the other hand, other electronic devices as DSP or GPP, usually used in digital signal
processing, have been studied. A comparation of execution times on FPGAs and these
devices has been included.